Σχεδίαση ψηφιακών κυκλωμάτων σε VHDL με τη χρήση του ISE 8.2i

This item is provided by the institution :
TEI of West Macedonia   

Repository :
@naktisis   

see the original item page
in the repository's web site and access all digital files if the item*



Σχεδίαση ψηφιακών κυκλωμάτων σε VHDL με τη χρήση του ISE 8.2i

Μπατζάκης, Βλάσιος I.

Οι Πολύπλοκες προγραμματιζόμενες λογικές διατάξεις γνωστές ως Complex programmable logic devices (CPLDs) αυξάνουν την χωρητικότητα των SPLDs. Η ιδέα είναι να έχουμε μερικά PLD στοιχεία ή μακροκελιά σε μια και μόνο συσκευή και ενδιάμεσα μια διασύνδεση γενικού σκοπού.. Απλά λογικά μονοπάτια μπορούν να εφαρμοστούν με ένα και μόνο στοιχείο. Πιο εξελιγμένη λογική χρειάζεται περισσότερα στοιχεία και χρησιμοποιεί ενδιάμεσες διασυνδέσεις γενικού σκοπού μεταξύ τους για να υλοποιηθεί. Τα CPLDs είναι ικανά να χειριστούν πολλές και σύνθετες πύλες σε ασύλληπτες ταχύτητες - 5 nanoseconds, για παράδειγμα, το οποίο αντιστοιχεί στα 200MHz. Τα CPLDs δίνουν τη δυνατότητα της ευκολίας της σχεδίασης, μειώνοντας το κόστος κατασκευής, αυξάνουν την παραγωγή προϊόντων στα ίδια χρήματα, και δίνουν τη δυνατότητα την αύξησης της ταχύτητας προώθησης των προϊόντων στην αγορά. Για να προγραμματίσουμε μια FPGA ή ένα CPLD πρέπει να προσδιορίσουμε πως θέλουμε να λειτουργεί το τσιπ με ένα λογικό διάγραμμα ή με πηγαίο κώδικα χρησιμοποιώντας γλώσσα περιγραφής υλικού (hardware description language, HDL). Η μορφή της HDL μπορεί να είναι πιο εύκολη στη χρήση όταν έχουμε να κάνουμε με μεγάλες κατασκευές γιατί έχουμε τη δυνατότητα να τις προσδιορίσουμε αριθμητικά παρά να τις σχεδιάσουμε μια προς μια με το χέρι. Από τη άλλη μεριά, η γραφική αναπαράσταση μας επιτρέπει καλύτερη αναπαράσταση και οπτική σχεδίασης.

Thesis
NonPeerReviewed

Ηλεκτρονική
Ψηφιακή ηλεκτρονική
Κυκλώματα


Greek

2014

http://anaktisis.uowm.gr/7254/


cc_by_nc_nd



*Institutions are responsible for keeping their URLs functional (digital file, item page in repository site)